电路

12bit sar adc电路,可直接仿真,逻辑模块也是实际电路

12bit sar adc电路,可直接仿真,逻辑模块也是实际电路,可利用cadence或者matlab进行频谱分析YID:59400655447912247 ......
电路 模块 逻辑 实际 bit

10bit 高速SAR ADC基于0.18um工艺的电路,拿去直接可以仿真性能

10bit 高速SAR ADC基于0.18um工艺的电路,拿去直接可以仿真性能,有效位ENOB9.6bit,SFDR为63.7dB,逐次逼近型模数转换器基于virtuoso。YID:66488681365604427 ......
电路 性能 高速 工艺 0.18

10bit 高速SAR ADC基于0.18um工艺的电路,拿去直接可以仿真性能

10bit 高速SAR ADC基于0.18um工艺的电路,拿去直接可以仿真性能,有效位ENOB9.6bit,SFDR为63.7dB,逐次逼近型模数转换器基于virtuoso。YID:66488681365604427 ......
电路 性能 高速 工艺 0.18

DSP28335,三相逆变电路电压闭环程序,三相逆变数字电源程序

DSP28335,三相逆变电路电压闭环程序,三相逆变数字电源程序。 包括源代码文件和PDF说明文件。 详细说明了代码含义,三相逆变电路电路电压闭环分析,电路设计步骤,软件设计流程,软件调试步骤等。YID:6229681211429008 ......
程序 闭环 电压 电路 电源

DFIG双馈异步式风力发电系统的并网发电与低电压穿越(LVRT)控制算法的仿真模型,基于Crowbar电路(转子串电阻)和Chopper电路

DFIG双馈异步式风力发电系统的并网发电与低电压穿越(LVRT)控制算法的仿真模型,基于Crowbar电路(转子串电阻)和Chopper电路: 1. 正常并网发电时的网侧变流器与机侧变流器的控制算法仿真,网侧为四象限整流,电压外环电流内环双闭环,基于SOGI二阶广义积分器进行锁相,可实现电网电压严重 ......

基于Crowbar电路的双馈风力发电机DFIG低电压穿越LVRT仿真模型

基于Crowbar电路的双馈风力发电机DFIG低电压穿越LVRT仿真模型 本模型采用Crowbar Matlab Simulink仿真模型(成品) 保护电路(串电阻)实现低电压穿越,在电网电压跌落时投入保护电路抑制了转子过电流 crowbar电路的电阻阻值以及投入时间均可调节 可以自行模拟多组不同程 ......
风力 发电机 电压 电路 模型

两级式单相光伏并网仿真 前级采用DC-DC变换电路,通过MPPT控制DC-DC电路的pwm波来实现最大功率跟踪,mppt采用扰动观察法

两级式单相光伏并网仿真(注意版本matlab 2021a) 前级采用DC-DC变换电路,通过MPPT控制DC-DC电路的pwm波来实现最大功率跟踪,mppt采用扰动观察法,后级采用桥式逆变,用spwm波调制。 采用双闭环控制,实现直流母线电压的稳定和单位功率因数。 并网效果良好,thd满足并网要求, ......
电路 观察法 前级 DC-DC DC

光伏电池PV建模,基于Boost Buck电路实现最大功率追踪MPPT

光伏电池PV建模,基于Boost Buck电路实现最大功率追踪MPPT,包括扰动观察法,电导增量法,改进型电导增量法,滑模变结构法等控制算法,模型仿真效果较好,适合借鉴学习。 图片为模型图,功率波形,输出电压电流波形。YID:7950668367630749 ......
功率 电路 电池 Boost Buck

Verilog实现奇分频电路

在FPGA中,计数器电路用途很广,一般计数器电路都可作为分频电路。实现占空比为50的偶分频电路很好实现。但实现占空比为50的奇分频电路有点难度。下面给出一个简单例子,记录学习奇分频电路的过程。 实现占空比为50的5分频电路,高低电平应都为2.5个时钟周期。即应当在上升沿和下降沿都要采样,这样才会产生 ......
电路 Verilog

电路中电容的作用

1 降压 电容有容抗,可以承担分压的作用。容抗计算如下 Xc=1/(2πfc) 其中 f 为电流频率 ,c 为电容大小。 计算电容分压时不要忘记电容电压相位差与电阻等普通元件相差π/2。 例如下图,若要电容分压210v,则需要电容分担电压大小为Vc=(220^2-10^2)^0.5=219.77v, ......
电路 作用

「双端队列BFS」电路维修

本题为3月23日23上半学期集训每日一题中B题的题解 题面 题目描述 Ha'nyu是来自异世界的魔女,她在漫无目的地四处漂流的时候,遇到了善良的少女Rika,从而被收留在地球上。Rika的家里有一辆飞行车。有一天飞行车的电路板突然出现了故障,导致无法启动。 电路板的整体结构是一个R行C列的网格( $ ......
队列 电路 BFS

对计数器电路编写testbench

对一个计数器电路编写测试平台进行功能验证。电路功能:(1)BCD码计数,从8’h00~8’h59范围的60进制循环计数。(2)同步复位功能(reset是复位信号)。(3)加载初始值功能(load是加载控制信号,data是加载数据)。(4)计数动作允许功能(cin是计数使能信号)。(5)动作优先级:复 ......
计数器 testbench 电路

排序电路的testbench和覆盖率应用

被测电路功能:(1)输入3个数据,按照由小到大的顺序排列输出。 (2)低电平系统复位;输出与时钟同步。 代码如下: 查看代码 module sort3(clk, xrst, a, b, c, ra, rb, rc); input clk,xrst; input[3:0] a,b,c; output[ ......
覆盖率 testbench 电路

集成电路仿真器(SPICE)的实现原理

本文系统地介绍类SPICE集成电路仿真器的实现原理,包括改进节点分析(MNA)、非线性器件建模、DC/AC分析、时域/(复)频域仿真以及涉及的数值方法。 基于本文原理,实现了SPICE-like仿真器:https://github.com/cassuto/CSIM 1 理论基础 任何集总参数电路都能 ......
仿真器 集成电路 电路 原理 SPICE

从设计110序列检测器来看--同步时序电路设计

#从设计110序列检测器来看--同步时序电路设计 开学临近,本人查缺补漏,应对推迟的期末考试 同步时序逻辑设计,难度有所增加,本人欲通过110序列检测器来解决这一问题点: ##设计步骤: 1.获取原始状态图与状态表--分析状态图表 2.最简化状态图表 3.状态编码 4.利用状态转移表与触发器特征设计 ......
共315篇  :11/11页 首页上一页11下一页尾页